Hyppää sisältöön
    • FI
    • ENG
  • FI
  • /
  • EN
OuluREPO – Oulun yliopiston julkaisuarkisto / University of Oulu repository
Näytä viite 
  •   OuluREPO etusivu
  • Oulun yliopisto
  • Avoin saatavuus
  • Näytä viite
  •   OuluREPO etusivu
  • Oulun yliopisto
  • Avoin saatavuus
  • Näytä viite
JavaScript is disabled for your browser. Some features of this site may not work without it.

108 and 124 GHz fundamental VCOs with 21% and 7% DC-to-RF efficiency in 22nm CMOS FDSOI

Shafiullah, Yasir; Hietanen, Mikko; Leinonen, Marko E.; Akbar, Rehman; Aikio, Janne; Rusanen, Jere; Rahkonen, Timo; Pärssinen, Aarno (2022-10-25)

 
Avaa tiedosto
nbnfi-fe2023020625899.pdf (4.254Mt)
nbnfi-fe2023020625899_meta.xml (50.32Kt)
nbnfi-fe2023020625899_solr.xml (29.49Kt)
Lataukset: 

URL:
https://doi.org/10.23919/eumic54520.2022.9923508

Shafiullah, Yasir
Hietanen, Mikko
Leinonen, Marko E.
Akbar, Rehman
Aikio, Janne
Rusanen, Jere
Rahkonen, Timo
Pärssinen, Aarno
Institute of Electrical and Electronics Engineers
25.10.2022

Y. Shafiullah et al., "108 and 124 GHz Fundamental VCOs with 21% and 7% DC-to-RF Efficiency in 22nm CMOS FDSOI," 2022 17th European Microwave Integrated Circuits Conference (EuMIC), Milan, Italy, 2022, pp. 256-259, doi: 10.23919/EuMIC54520.2022.9923508.

https://rightsstatements.org/vocab/InC/1.0/
© 2022 IEEE. Personal use of this material is permitted. Permission from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertising or promotional purposes, creating new collective works, for resale or redistribution to servers or lists, or reuse of any copyrighted component of this work in other works.
https://rightsstatements.org/vocab/InC/1.0/
doi:https://doi.org/10.23919/eumic54520.2022.9923508
Näytä kaikki kuvailutiedot
Julkaisun pysyvä osoite on
https://urn.fi/URN:NBN:fi-fe2023020625899
Tiivistelmä

Abstract

This paper presents the design of two high efficiency fundamental voltage controlled oscillators (VCO) for sub-THz applications. The design optimizes the transistor for voltage gain, swing and PAE at the operating frequency to achieve 21% and 7% DC-to-RF efficiencies. The varactor and back-gate voltages are utilized for tuning control. The back-gate controls improves the relative tuning range of the VCOs by ∼ 50%. Layout techniques are employed in the transistor and inductor to improve the VCO frequency. The two VCOs are implemented in 22nm CMOS FDSOI, oscillate at 108.7 GHz and 124 GHz having an output power of 3.41 and −1.45 dBm with a tuning range of 3.4% and 3.7%, respectively. The chip operates at a supply voltage of 0.7V and an IBIAS of 1.4mA with a core power consumption of 10.2mW and 9.9mW, respectively. The active area is 0.095x0.087 mm².

Kokoelmat
  • Avoin saatavuus [38665]
oulurepo@oulu.fiOulun yliopiston kirjastoOuluCRISLaturiMuuntaja
SaavutettavuusselosteTietosuojailmoitusYlläpidon kirjautuminen
 

Selaa kokoelmaa

NimekkeetTekijätJulkaisuajatAsiasanatUusimmatSivukartta

Omat tiedot

Kirjaudu sisäänRekisteröidy
oulurepo@oulu.fiOulun yliopiston kirjastoOuluCRISLaturiMuuntaja
SaavutettavuusselosteTietosuojailmoitusYlläpidon kirjautuminen