Hyppää sisältöön
    • FI
    • ENG
  • FI
  • /
  • EN
OuluREPO – Oulun yliopiston julkaisuarkisto / University of Oulu repository
Näytä viite 
  •   OuluREPO etusivu
  • Oulun yliopisto
  • Avoin saatavuus
  • Näytä viite
  •   OuluREPO etusivu
  • Oulun yliopisto
  • Avoin saatavuus
  • Näytä viite
JavaScript is disabled for your browser. Some features of this site may not work without it.

A reconfigurable dual-mode tracking SAR ADC without analog subtraction

Safarpour, Mehdi; Inanlou, Reza; Silvén, Olli; Rahkonen, Timo; Shoaei, Omid (2019-12-19)

 
Avaa tiedosto
nbnfi-fe202001162310.pdf (748.6Kt)
nbnfi-fe202001162310_meta.xml (35.39Kt)
nbnfi-fe202001162310_solr.xml (33.19Kt)
Lataukset: 

URL:
https://doi.org/10.23919/SPA.2019.8936832

Safarpour, Mehdi
Inanlou, Reza
Silvén, Olli
Rahkonen, Timo
Shoaei, Omid
Institute of Electrical and Electronics Engineers
19.12.2019

M. Safarpour, R. Inanlou, O. Silvén, T. Rahkonen and O. Shoaei, "A Reconfigurable Dual-Mode Tracking SAR ADC without Analog Subtraction," 2019 Signal Processing: Algorithms, Architectures, Arrangements, and Applications (SPA), Poznan, Poland, 2019, pp. 28-32. doi: 10.23919/SPA.2019.8936832

https://rightsstatements.org/vocab/InC/1.0/
© 2019 IEEE. Personal use of this material is permitted. Permission from IEEE must be obtained for all other uses, in any current or future media, including reprinting/republishing this material for advertising or promotional purposes, creating new collective works, for resale or redistribution to servers or lists, or reuse of any copyrighted component of this work in other works.
https://rightsstatements.org/vocab/InC/1.0/
doi:https://doi.org/10.23919/SPA.2019.8936832
Näytä kaikki kuvailutiedot
Julkaisun pysyvä osoite on
https://urn.fi/URN:NBN:fi-fe202001162310
Tiivistelmä

Abstract

In this contribution, it is proposes to limit the quantization search space of a successive approximation analog-to-digital converter through an analytic derivation of maximum possible sample-to-sample variation. The presented example design of the proposed ADC is an 8-bit 1MS/s ADC with SAR logic customized to incorporate this priori information while no modification has been required to the analog circuitry. In comparison to conventional SAR conversion, the proposed tracking approach yields significant reduction in total power consumption in oversampling mode. The power savings are due to the reduced number of SAR cycles, and voltage variation minimization across DAC capacitors. The design is reconfigurable both to conventional SAR sampling and the proposed tracking scheme. The approach is attractive for SAR ADCs embedded in very low power micro-controllers.

Kokoelmat
  • Avoin saatavuus [38860]
oulurepo@oulu.fiOulun yliopiston kirjastoOuluCRISLaturiMuuntaja
SaavutettavuusselosteTietosuojailmoitusYlläpidon kirjautuminen
 

Selaa kokoelmaa

NimekkeetTekijätJulkaisuajatAsiasanatUusimmatSivukartta

Omat tiedot

Kirjaudu sisäänRekisteröidy
oulurepo@oulu.fiOulun yliopiston kirjastoOuluCRISLaturiMuuntaja
SaavutettavuusselosteTietosuojailmoitusYlläpidon kirjautuminen